本書(shū)分4個(gè)模塊介紹數(shù)字邏輯電路及其應(yīng)用。第1模塊:門(mén)電路和基礎(chǔ)理論知識(shí),具體包括數(shù)字電子技術(shù)概論、邏輯代數(shù)基礎(chǔ)、集成門(mén)電路。第2模塊:組合邏輯電路,具體包括組合邏輯電路分析、組合邏輯電路設(shè)計(jì)、常用的組合邏輯電路模塊。第3模塊:時(shí)序邏輯電路,具體包括觸發(fā)器、時(shí)序邏輯電路的分析設(shè)計(jì),計(jì)數(shù)器的構(gòu)成及應(yīng)用。第4模塊:邏輯電路應(yīng)
"信息技術(shù)與教學(xué)深度融合的新形態(tài)教材《數(shù)字電子技術(shù)(少學(xué)時(shí))》主要內(nèi)容包括:第一、二章介紹數(shù)制、碼制和邏輯代數(shù)基礎(chǔ)等數(shù)學(xué)分析工具;第三至五章重點(diǎn)講解組合邏輯和時(shí)序邏輯電路的分析與設(shè)計(jì)方法;第六章介紹半導(dǎo)體存儲(chǔ)器、可編程邏輯器件和EDA工具軟件;第七章介紹脈沖波形的產(chǎn)生與整形;第八章介紹A/D和D/A轉(zhuǎn)換器的工作原理、芯
傳統(tǒng)的數(shù)字電路實(shí)驗(yàn)教學(xué)通常采用以74系列芯片為載體的實(shí)驗(yàn)箱,隨著EDA技術(shù)的快速發(fā)展,這種模式已經(jīng)嚴(yán)重脫離業(yè)界實(shí)際;贔PGA芯片,使用原理圖或VHDL/VerilogHDL實(shí)現(xiàn)數(shù)字電路的各種功能更符合新時(shí)代對(duì)人才培養(yǎng)的要求。本書(shū)選用Xilinx公司的FPGA芯片及ISE14.7開(kāi)發(fā)環(huán)境,以深圳市樂(lè)育科技有限公司出品
根據(jù)應(yīng)用型本科數(shù)字電子技術(shù)實(shí)驗(yàn)教學(xué)大綱的要求,并結(jié)合高等院校理工科學(xué)生的技能培養(yǎng)實(shí)際情況,在多年教學(xué)實(shí)踐的基礎(chǔ)上進(jìn)行編寫(xiě)。實(shí)驗(yàn)實(shí)訓(xùn)內(nèi)容安排符合數(shù)字電子技術(shù)理論課教學(xué)的基本要求,遵循由淺入深、循序漸進(jìn)的教學(xué)規(guī)律。包含數(shù)字電子技術(shù)實(shí)驗(yàn)基礎(chǔ)、電子電路仿真軟件Multisim簡(jiǎn)介、基礎(chǔ)性實(shí)驗(yàn)、綜合設(shè)計(jì)性實(shí)驗(yàn)四個(gè)部分。實(shí)驗(yàn)部分涵
"本書(shū)5版獲評(píng)首屆全國(guó)教材建設(shè)獎(jiǎng)全國(guó)優(yōu)秀教材二等獎(jiǎng),也是“十三五”職業(yè)教育國(guó)家規(guī)劃教材。本書(shū)共分十章,分別為緒論、邏輯代數(shù)基礎(chǔ)、集成邏輯門(mén)電路、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生與整形、數(shù)模和模數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件等。各節(jié)后面有思考題、各章后面有小結(jié)、自我檢測(cè)題和練習(xí)題。書(shū)末有各章
本書(shū)是面向數(shù)字芯片設(shè)計(jì)與驗(yàn)證的入門(mén)書(shū)籍,是微電子相關(guān)專業(yè)的基礎(chǔ)課程。本書(shū)以理論基礎(chǔ)為核心,以參考實(shí)例為主線,幫助讀者迅速建立數(shù)字芯片設(shè)計(jì)和驗(yàn)證的概念和設(shè)計(jì)基礎(chǔ),包括兩篇:數(shù)字電路及Verilog篇講解數(shù)字邏輯電路基礎(chǔ),硬件描述語(yǔ)言Verilog的基礎(chǔ)語(yǔ)法,對(duì)應(yīng)的實(shí)例分析,以及組合邏輯電路和時(shí)序邏輯電路的設(shè)計(jì)和驗(yàn)證的參考
本書(shū)是結(jié)合新的人才培養(yǎng)方案和“數(shù)字電路基礎(chǔ)”課程的要求而編寫(xiě),介紹數(shù)字電路的基本概念、基本器件、基本方法和基本應(yīng)用。 全書(shū)共9章,分為上、下兩篇。上篇1~6章,為數(shù)字電路基礎(chǔ)理論部分;第1章為邏輯代數(shù)基礎(chǔ),介紹數(shù)制和碼制、邏輯代數(shù)、邏輯函數(shù)的表示方法以及化簡(jiǎn);第2章為邏輯門(mén)電路,介紹晶體管開(kāi)關(guān)電路、集成邏輯門(mén)電路的分
本書(shū)主要內(nèi)容包括6個(gè)項(xiàng)目模塊:舉重裁判電路的設(shè)計(jì)與制作、優(yōu)先數(shù)顯電路的設(shè)計(jì)與制作、四人搶答器電路的設(shè)計(jì)與制作、計(jì)數(shù)器電路的設(shè)計(jì)與制作、變音門(mén)鈴電路的設(shè)計(jì)與制作、模數(shù)轉(zhuǎn)換及可編程邏輯器件。另附有3個(gè)綜合實(shí)訓(xùn)項(xiàng)目:多路循環(huán)彩燈控制電路的設(shè)計(jì)與制作,觸摸式防盜報(bào)警電路的設(shè)計(jì)與制作、隨機(jī)數(shù)顯電路的設(shè)計(jì)與制作。
本書(shū)以理論知識(shí)、驗(yàn)證性實(shí)驗(yàn)、項(xiàng)目制作為主線,對(duì)數(shù)字電子技術(shù)相關(guān)內(nèi)容進(jìn)行介紹。主要內(nèi)容有邏輯代數(shù)基礎(chǔ),門(mén)電路及其應(yīng)用,組合邏輯電路及其應(yīng)用,觸發(fā)器及其應(yīng)用,集成555定時(shí)器及其應(yīng)用,時(shí)序邏輯電路及其應(yīng)用,模/數(shù)、數(shù)/模轉(zhuǎn)換器及其應(yīng)用等。
本書(shū)講解了SystemVerilog的基本語(yǔ)法和工作原理,同時(shí)結(jié)合了UVM驗(yàn)證方法學(xué)中的驗(yàn)證技術(shù)知識(shí)。講述的內(nèi)容主要包括:基本數(shù)據(jù)類型、接口、類、隨機(jī)化、約束、進(jìn)程同步、功能覆蓋和DPI技術(shù)。書(shū)中使用了約270個(gè)完整實(shí)例,詳細(xì)說(shuō)明了每個(gè)知識(shí)點(diǎn)在實(shí)際項(xiàng)目中的應(yīng)用。最后使用學(xué)過(guò)的驗(yàn)證技術(shù)搭建一個(gè)基于SystemVerilo