《PLC電氣控制與現(xiàn)場總線應(yīng)用技術(shù)/“十三五”普通高等教育本科規(guī)劃教材·工程教育創(chuàng)新系列教材》為“十三五”普通高等教育本科規(guī)劃教材工程教育創(chuàng)新系列教材!禤LC電氣控制與現(xiàn)場總線應(yīng)用技術(shù)/“十三五”普通高等教育本科規(guī)劃教材·工程教育創(chuàng)新系列教材》全面詳細(xì)介紹了西門子S7-1200/1500PLC編程及應(yīng)用!禤LC電氣
《VMwarevSAN超融合企業(yè)應(yīng)用實戰(zhàn)》以vSphere6.7.0U2為例介紹VMwarevSphere虛擬化產(chǎn)品與VMware超融合技術(shù)vSAN的內(nèi)容,包括產(chǎn)品選型、安裝配置、運行維護(hù)、遷移升級等4個階段的內(nèi)容。 本書采用循序漸進(jìn)的編寫方法,介紹了大量先進(jìn)的虛擬化應(yīng)用技術(shù),步驟清晰、講解細(xì)致,非常易于讀者學(xué)習(xí)和快速
工業(yè)以太網(wǎng)是當(dāng)前自動控制工程中廣泛應(yīng)用的技術(shù),一個項目中通常有大量的機(jī)器人通過以太網(wǎng)聯(lián)網(wǎng)使用。本書是一本綜合性的工業(yè)機(jī)器人在現(xiàn)場總線以及工業(yè)以太網(wǎng)中應(yīng)用的技術(shù)手冊,重點介紹了機(jī)器人聯(lián)網(wǎng)使用后的各種應(yīng)用功能,對通信格式、參數(shù)設(shè)置、數(shù)據(jù)鏈接、實時控制都有詳細(xì)說明,提供了編程樣例,以及無縫信息鏈接SLMP技術(shù),具有重要的實際
《多核處理器緩存優(yōu)化關(guān)鍵問題研究》圍繞多核體系結(jié)構(gòu),從片上網(wǎng)絡(luò)、緩存一致性和可重構(gòu)三個方面論述了影響多核存儲系統(tǒng)性能的主要因素!抖嗪颂幚砥骶彺鎯(yōu)化關(guān)鍵問題研究》的主要研究成果是由北京理工大學(xué)基三多核體系研究小組完成;嗪梭w系結(jié)構(gòu)TriBA(TripletBasedArchitecture)是北京理工大學(xué)石峰教授提
本書以Intel公司的QuartusPrimePro19集成開發(fā)環(huán)境與Intel新一代可編程邏輯器件Cyclone10GX為軟件和硬件平臺,系統(tǒng)地介紹了可編程邏輯器件的原理和QuartusPrimePro集成開發(fā)環(huán)境的關(guān)鍵特性。全書共11章,內(nèi)容主要包括IntelCyclone10GXFPGA結(jié)構(gòu)詳解、QuartusP
本書詳細(xì)介紹了RISC-V指令集及其設(shè)計思想,并在此基礎(chǔ)上引入了一種稱為FARM的軟硬件開發(fā)模式,將FPGA同RISC-VCPU軟核相結(jié)合,并利用Arduino與Make作為軟件快速開發(fā)工具,有效地提高了開發(fā)效率,使系統(tǒng)設(shè)計具有更好的通用性和可移植性。除了上述有關(guān)軟硬件的討論之外,本書的作者還與國內(nèi)小腳丫FPGA的團(tuán)隊
本書從核儀器數(shù)字化設(shè)計的技術(shù)方案入手,以核信號模擬和數(shù)字處理算法為突破口,詳細(xì)闡述了核儀器數(shù)字化研究中FPGA技術(shù)在系統(tǒng)中測量電路、通信接口、控制驅(qū)動和數(shù)字多道能譜等功能模塊中的應(yīng)用與實踐。最后,探索了FPGA技術(shù)在核譜測量領(lǐng)域內(nèi)的兩個新應(yīng)用。
《透明及柔性金屬氧化物存儲器研究》圍繞阻變存儲器的單雙極性轉(zhuǎn)變機(jī)制,透明、柔性阻變存儲層材料的選擇和制備展開論述,主要內(nèi)容包括阻變層中陰陽離子缺陷對阻變存儲器中電阻開關(guān)極性的影響和調(diào)控。透明阻變材料SnO2:Mn薄膜的制備及A1/SnO2:Mn/FTO阻變存儲性質(zhì)論述。通過溶膠凝膠方法,制備了透明的SnO2:Mn薄膜,
本書重點介紹利用ARM?MPEA-平臺開發(fā)嵌入式系統(tǒng)和物聯(lián)網(wǎng),其中NXPLPC1768和K64F具有快速微控制器、各種數(shù)字和模擬I/O、各種串行通信接口和易于使用的基于網(wǎng)絡(luò)的編譯器等強大特性,是嵌入開發(fā)工程師*受歡迎的工具之一。包含大量的原創(chuàng)開發(fā)技術(shù)和案例,是開發(fā)項目的實用指南。
本書是以Xilinx公司全可編程FPGA和SoC為基礎(chǔ),針對最新的設(shè)計工具軟件——Vivado介紹FPGA設(shè)計現(xiàn)代數(shù)字系統(tǒng)的理論與設(shè)計方法。全書分為6章,內(nèi)容包括現(xiàn)代數(shù)字系統(tǒng)設(shè)計概論、可編程邏輯器件、VerilogHDL硬件描述語言、Vivado設(shè)計工具、數(shù)字系統(tǒng)的高級設(shè)計與綜合,以及綜合性設(shè)計項目實例。各章都安排了針